AMD近期發(fā)布了首份關(guān)于Zen6架構(gòu)的技術(shù)文檔《AMD Family 1Ah Model 50h-57h處理器性能監(jiān)控計數(shù)器》,通過性能監(jiān)控接口揭示了該架構(gòu)的諸多創(chuàng)新設(shè)計。需要說明的是,此次披露的Zen6架構(gòu)主要面向EPYC數(shù)據(jù)中心處理器系列,而非消費(fèi)級銳龍產(chǎn)品,但兩者在底層技術(shù)原理上具有相通性。

在此之前,業(yè)界僅知曉EPYC Zen6將成為首款采用臺積電2nm制程工藝的高性能處理器,最高支持256個計算核心。最新技術(shù)文檔表明,Zen6架構(gòu)并非基于Zen4/5架構(gòu)的漸進(jìn)式改進(jìn),而是進(jìn)行了全面重構(gòu)的寬幅架構(gòu)設(shè)計。該架構(gòu)配備了8寬度的指令調(diào)度引擎(作為對比,蘋果架構(gòu)為9寬度),并繼續(xù)保持對SMT同步多線程技術(shù)的支持。
在技術(shù)特性方面,Zen6架構(gòu)顯著增強(qiáng)了對矢量運(yùn)算和浮點(diǎn)運(yùn)算執(zhí)行狀態(tài)的監(jiān)控能力,體現(xiàn)出對數(shù)學(xué)密集型工作負(fù)載的高度重視。核心內(nèi)部還集成了專用計數(shù)器,用于統(tǒng)計閑置調(diào)度窗口、后端流水線阻塞以及線程選擇損耗等關(guān)鍵指標(biāo),這些設(shè)計都印證了Zen6在寬發(fā)射技術(shù)和SMT仲裁機(jī)制方面的戰(zhàn)略布局。
值得關(guān)注的是,Zen6架構(gòu)完整支持512位寬度的AVX-512指令集,兼容FP64、FP32、FP16、BF16等多種數(shù)據(jù)格式,同時支持FMA融合乘加、MAC乘積累加運(yùn)算,以及浮點(diǎn)-整數(shù)混合矢量執(zhí)行能力。該架構(gòu)還集成了VNNI矢量神經(jīng)網(wǎng)絡(luò)指令集、AES高級加密標(biāo)準(zhǔn)和SHA安全哈希算法等專用指令集。
特別需要指出的是,Zen6架構(gòu)的AVX-512指令集持續(xù)吞吐性能極為出色,以至于需要借助合并式性能計數(shù)器才能實現(xiàn)精確測量。近年來,AVX-512指令集已成為AMD的核心技術(shù)優(yōu)勢,Zen6在每個時鐘周期內(nèi)能夠完成的矢量運(yùn)算任務(wù)量已經(jīng)超出了傳統(tǒng)測量方法的適用范圍,這正是需要新型監(jiān)控接口的重要原因。
總體而言,Zen6代表了AMD首次從底層開始專門為數(shù)據(jù)中心和AI應(yīng)用場景打造的微架構(gòu)設(shè)計,預(yù)計將成為計算領(lǐng)域的重要利器。至于消費(fèi)級版本將保留哪些技術(shù)特性,以及實際性能表現(xiàn)如何,仍有待后續(xù)觀察和驗證。





























浙公網(wǎng)安備 33010502007447號